數字集成電路設計入門知識-從HDL到版圖(ppt 89頁)
數字集成電路設計入門知識-從HDL到版圖(ppt 89頁)內容簡介
數字集成電路設計入門知識-從HDL到版圖目錄:
第1章、Verilog 應用
第2章、Cadence仿真器
第3章、設計舉例
第4章、Verilog的詞彙約定(Lexical convention)
數字集成電路設計入門知識-從HDL到版圖內容提要:
什麼是硬件描述語言HDL:
具有特殊結構能夠對硬件邏輯電路的功能進行描述的一種高級編程語言
這種特殊結構能夠:
描述電路的連接
描述電路的功能
在不同抽象級上描述電路
描述電路的時序
表達具有並行性
HDL主要有兩種:Verilog和VHDL
Verilog起源於C語言,因此非常類似於C語言,容易掌握
VHDL起源於ADA語言,格式嚴謹,不易學習。
VHDL出現較晚,但標準化早。IEEE 1706-1985標準。
..............................
用戶登陸
電子行業企業管理熱門資料
電子行業企業管理相關下載