基於AMBA總線的DMA模塊的設計與驗證(pdf 72頁)
- 所屬分類:
- 企管MBA
- 文件大小:
- 2923 KB
- 下載地址:
- 相關資料:
- amba
基於AMBA總線的DMA模塊的設計與驗證(pdf 72頁)內容簡介
第一章 緒論.. 1
1.1 論文選題背景與研究現狀........... 1
1.2 SOC 技術簡介......... 2
1.2.1 SOC 係統特點..................... 2
1.2.2 SOC 係統基本結構.............. 2
1.2.3 我國SOC 技術麵臨的機遇與挑戰............ 3
1.3 DMA 技術簡介....... 3
1.3.1 DMA 基本概念.................... 3
1.3.2 DMA 工作原理.................... 4
1.4 課題來源及研究意義................... 4
1.5 論文主要工作及組織結構........... 5
第二章 常用片上係統總線標準............... 7
2.1 WISHBONE 總線標準.................. 7
2.2 CoreConect 總線標準.................... 8
2.3 AVALON 總線標準. 8
2.4 AMBA 總線標準..... 8
2.4.1 AMBA 總線信號................. 9
2.4.2 AHB 總線架構................... 10
2.4.3 APB 總線架構.................... 14
2.5 本章小結.............. 16
第三章 DMA IP 核的總體設計方案及結構功能.......... 17
3.1 DMA 模塊的功能結構................ 17
3.1.1 DMA 模塊的功能特點...... 18
3.1.2 DMA 模塊結構.................. 19
3.2 DMA 傳輸特點..... 21
3.2.1 DMA 的通道地址運算...... 21
3.2.2 錯誤處理..... 21
3.2.3 觸發與優先級................... 21
3.2.4 DMA 操作... 22
3.3 DMA 功能寄存器組.................... 23
3.4 本章小結.............. 28
基於AMBA 總線的DMA 的模塊的設計與驗證
第四章 DMA 子模塊的設計與仿真....... 29
4.1 dma_control 模塊... 31
4.1.1 dma_control 概述............... 31
4.1.2 dma_control 核心狀態機設計.................. 31
4.1.3 dma_control 控製邏輯設計 35
4.2 apb_bus 模塊設計.. 36
4.2.1 apb_bus 模塊概述.............. 36
4.2.2 apb_bus 模塊邏輯設計...... 36
4.3 address_reg 模塊設計.................. 37
4.4 data_buffer 模塊設計................... 38
4.4.1 data_buffer 模塊概述......... 38
4.4.2 data_buffer 讀寫數據邏輯設計................ 39
4.5 trigger_reg 模塊..... 41
4.6 trigger_encode 模塊..................... 41
4.7 int_control 模塊..... 41
4.8 DMA 的仿真驗證.. 41
4.8.1 DMA 寄存器讀寫仿真...... 42
4.8.2 DMA 數據傳輸仿真.......... 42
4.9 本章小結............... 43
第五章 DMA 的FPGA 硬件實現與原型驗證.............. 45
5.1 FPGA 原型驗證概述................... 45
5.2 FPGA 驗證平台簡介................... 46
5.2.1 MPSOCS 驗證平台結構.... 46
5.2.2 SignalTap 配置................... 47
5.3 FPGA 驗證過程..... 48
5.4 本章小結............... 49
第六章 總結與展望........... 51
致謝.............. 53
參考文獻...... 55
作者在讀期間研究成果..... 57
..............................
1.1 論文選題背景與研究現狀........... 1
1.2 SOC 技術簡介......... 2
1.2.1 SOC 係統特點..................... 2
1.2.2 SOC 係統基本結構.............. 2
1.2.3 我國SOC 技術麵臨的機遇與挑戰............ 3
1.3 DMA 技術簡介....... 3
1.3.1 DMA 基本概念.................... 3
1.3.2 DMA 工作原理.................... 4
1.4 課題來源及研究意義................... 4
1.5 論文主要工作及組織結構........... 5
第二章 常用片上係統總線標準............... 7
2.1 WISHBONE 總線標準.................. 7
2.2 CoreConect 總線標準.................... 8
2.3 AVALON 總線標準. 8
2.4 AMBA 總線標準..... 8
2.4.1 AMBA 總線信號................. 9
2.4.2 AHB 總線架構................... 10
2.4.3 APB 總線架構.................... 14
2.5 本章小結.............. 16
第三章 DMA IP 核的總體設計方案及結構功能.......... 17
3.1 DMA 模塊的功能結構................ 17
3.1.1 DMA 模塊的功能特點...... 18
3.1.2 DMA 模塊結構.................. 19
3.2 DMA 傳輸特點..... 21
3.2.1 DMA 的通道地址運算...... 21
3.2.2 錯誤處理..... 21
3.2.3 觸發與優先級................... 21
3.2.4 DMA 操作... 22
3.3 DMA 功能寄存器組.................... 23
3.4 本章小結.............. 28
基於AMBA 總線的DMA 的模塊的設計與驗證
第四章 DMA 子模塊的設計與仿真....... 29
4.1 dma_control 模塊... 31
4.1.1 dma_control 概述............... 31
4.1.2 dma_control 核心狀態機設計.................. 31
4.1.3 dma_control 控製邏輯設計 35
4.2 apb_bus 模塊設計.. 36
4.2.1 apb_bus 模塊概述.............. 36
4.2.2 apb_bus 模塊邏輯設計...... 36
4.3 address_reg 模塊設計.................. 37
4.4 data_buffer 模塊設計................... 38
4.4.1 data_buffer 模塊概述......... 38
4.4.2 data_buffer 讀寫數據邏輯設計................ 39
4.5 trigger_reg 模塊..... 41
4.6 trigger_encode 模塊..................... 41
4.7 int_control 模塊..... 41
4.8 DMA 的仿真驗證.. 41
4.8.1 DMA 寄存器讀寫仿真...... 42
4.8.2 DMA 數據傳輸仿真.......... 42
4.9 本章小結............... 43
第五章 DMA 的FPGA 硬件實現與原型驗證.............. 45
5.1 FPGA 原型驗證概述................... 45
5.2 FPGA 驗證平台簡介................... 46
5.2.1 MPSOCS 驗證平台結構.... 46
5.2.2 SignalTap 配置................... 47
5.3 FPGA 驗證過程..... 48
5.4 本章小結............... 49
第六章 總結與展望........... 51
致謝.............. 53
參考文獻...... 55
作者在讀期間研究成果..... 57
..............................
用戶登陸
企管MBA熱門資料
企管MBA相關下載