低電壓數字係統電源設計技術(doc 6頁)
低電壓數字係統電源設計技術(doc 6頁)內容簡介
低電壓數字係統電源設計技術目錄:
1、采用低壓差線性穩壓器(LDO)
2、采用電感開關型DC/DC轉換器
3、采用電容電荷泵型DC—DC轉換器
低電壓數字係統電源設計技術內容摘要:
低壓差線性穩壓器的突出優點是具有最低的成本、最低的噪聲和最低的靜態電流。它的外圍器件也很少,通常隻有一兩個旁路電容。與傳統的線性穩壓器相比,它的最大優點是輸入輸出壓差很低。如78xx係列都要求輸入電壓要比輸出電壓高2~3V以上,否則不能正常工作。可是5V到3.3V的電壓差隻有1.7V,所以78xx係列已經不能夠滿足3.3V或2.5V的電源設計要求。麵對這類需求,許多電源芯片公司推出了Low Dropout Regulator,即低壓差線性穩壓器,簡稱LDO。當係統中輸入電壓和輸出電壓接近時,LDO是最好的選擇,可達到很高的效率。這種電源芯片的壓差隻有1.3~0.2V,可以實現5V轉3.3V/2.5V、3.3V轉2.5V/1.8V等要求。生產LDO的公司很多,常見的有:Maxim、Linear(LT)、Nationa1 Semiconductor、TI等。
采用MAX8515作為穩壓器,利用一個外部NPN晶體管和幾隻阻容元件可以方便地構成低成本、小尺寸的低壓差線性穩壓器(LDO)。該電路輸入電壓範圍為1.2-2.5V,輸出電壓為IV。MAX8515的電源電壓不同,R1的阻值就不同。輸出電流可達2A。
..............................
用戶登陸
工藝技術熱門資料
工藝技術相關下載